明导举办PCB系统论坛 推DRC工具缩短开发时间

2018
06/14
本篇文章来自
捷多邦

【捷多邦PCB】长久以来,PCB的开发一直受到设计时间、成本控制的限制。近年来,更由于各种复杂设计的装置纷纷推出,为各类的PCB设计验证带来挑战。有鉴于此,EDA电子自动化厂商明导国际(Mentor)近日举办了PCB系统论坛(PCB Systems Forum),期待透过提供简易的工具,协助厂商优化设计方法迎战未来竞争、突破困境。

全球PCB打样服务商“捷多邦”认同西门子Mentor Xpedition产品经理Dave Wiens的分析:在传统的设计过程中,较长的时间週期、不完整的覆盖范围与低可靠性使得开发流程重制(Re-Spins)次数增加。然而明导推出的左移流程(Left-shift Approach)则能在开发早期发现错误,缩短产品开发时程,并提高产品质量。

Wiens进一步提到,验证通常是一个非常耗时的过程,错误也通常会进入到实验室或工厂的产品之中。捷多邦了解到,在所有的开发项目中,有78%经历了两次以上的开发流程重制(Re-Spins)。

举例而言,HyperLynx即为一项明导推出的设计规则检查(Design Rule Check, DRC)工具,能同时满足EMI/EMC需求,以及维护安全和企业路由标准。

无论讯号速度与频率如何,每个PCB设计皆应在制造前对讯号完整性(SI)、电源完整性(PI)、EMI/EMC和安全问题进行评估。藉由HyperLynx所提供的免费设计规则,能使得PCB设计团队更轻易达成先进设计与电子规则验证。

the end